Enroll Course: https://www.coursera.org/learn/vlsi-cad-layout
Überblick
Der Kurs “VLSI CAD Part II: Layout” ist eine Fortsetzung des ersten Teils, in dem die Grundlagen der Logik behandelt werden. In diesem Kurs wird die Komplexität moderner VLSI-Chips behandelt, die Milliarden von Transistoren und Millionen von Logikgattern enthalten. Die Module geben uns einen tiefen Einblick in den Prozess vom abstrakten Design bis zur physischen Realisierung der Chips durch Computer-aided Design (CAD) Werkzeuge.
Kursinhalte
Der Kurs ist in mehrere Module unterteilt, die sich auf verschiedene Aspekte des Layouts konzentrieren, einschließlich:
- Orientierung: Ein wichtiger Einstieg, um sich mit der Lernumgebung vertraut zu machen.
- ASIC-Platzierung: Hier wird die Platzierung von Logikgattern innerhalb des Chips behandelt, ein entscheidender Schritt zur Effizienz des Designs.
- Technologiemapping: Dieser Schritt übersetzt die logischen Ausgaben in reale Logikgatter, was einen eleganten Algorithmus erfordert.
- ASIC-Routing: Ein tiefes Verständnis des Routing-Prozesses, insbesondere der Maze-Routing-Technik.
- Timing-Analyse: Wie schnell funktioniert das Design nach der Platzierung und dem Routing? Hier wird die statische Timing-Analyse behandelt, die für das endgültige Design entscheidend ist.
Bewertung
Die Bewertung erfolgt durch Programmieraufgaben und eine Abschlussprüfung. Die Programmieraufgaben sind eine großartige Möglichkeit, das erlernte Wissen anzuwenden und praktische Erfahrungen zu sammeln.
Empfehlung
Ich kann den Kurs “VLSI CAD Part II: Layout” jedem empfehlen, der sich für das Design von VLSI-Chips interessiert. Der Kurs bietet eine fundierte theoretische Grundlage und praktische Anwendungen, die für Ingenieure und Studierende im Bereich Elektronik und Computertechnik von unschätzbarem Wert sind. Die Inhalte sind klar strukturiert und bieten einen realistischen Einblick in die Herausforderungen des Chip-Designs.
Enroll Course: https://www.coursera.org/learn/vlsi-cad-layout